首页> 外文OA文献 >Conception de transistors MOS haute tension en technologie CMOS 0,18 µm sur substrat 'silicium sur isolant' (SOI) pour les nouvelles générations de circuits intégrés de puissance
【2h】

Conception de transistors MOS haute tension en technologie CMOS 0,18 µm sur substrat 'silicium sur isolant' (SOI) pour les nouvelles générations de circuits intégrés de puissance

机译:在绝缘体上硅(SOI)衬底上采用0.18 µm CMOS技术的高压MOS晶体管设计,用于新一代集成电源电路

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

Les circuits intégrés de puissance combinent dans une même puce des fonctions logiques digitales, obtenues par des circuits CMOS, associées à des interrupteurs de puissance de type transistors DMOS. La demande pour des applications de plus en plus complexes nécessite l'utilisation de lithographies plus fines pour augmenter la densité de composants CMOS. L'évolution des technologies CMOS oblige à développer des composants DMOS compatibles dans les circuits intégrés de puissance. Le travail de cette thèse se concentre sur la conception de transistors LDMOS haute tension (120 V) compatibles avec un procédé CMOS 0,18 µm sur substrat « silicium sur isolant » (SOI). Différentes architectures de transistors LDMOS à canal N et P ont été proposées et optimisées en termes de compromis « tenue en tension / résistance passante spécifique » à partir de simulations TCAD à éléments finis. Les performances de ces structures ont été comparées en termes de facteur de mérite Ron×Qg qui est le produit entre charge de grille et résistance passante spécifique, mais aussi en termes d'aire de sécurité. Les meilleurs transistors STI-LDMOS et SJ-LDMOS (à canal N) et R-PLDMOS (à canal P) affichent des performances statiques et dynamiques comparables voire parfois supérieures à celles des composants de puissance de la littérature. Différentes mesures effectuées sur les transistors LDMOS réalisés par ATMEL et comparées aux simulations ont permis de valider les simulations effectuées dans cette thèse.
机译:功率集成电路在与CMOS电路相关的CMOS电路中将数字逻辑功能与DMOS晶体管类型的功率开关相关联。对于日益复杂的应用程序的需求要求使用更精细的光刻机来增加CMOS组件的密度。 CMOS技术的发展迫使集成电源电路中兼容DMOS组件的发展。本文的工作重点是在“绝缘体上硅”(SOI)衬底上设计与0.18 µm CMOS工艺兼容的高压LDMOS晶体管(120 V)。已经提出了N和P沟道LDMOS晶体管的不同体系结构,并通过有限元TCAD模拟的“耐压/特定通过电阻”折衷方案进行了优化。这些结构的性能根据Ron×Qg优值因子进行了比较,Ron×Qg优劣因子是栅极负载和特定通过电阻之间的乘积,而且还涉及安全区域。最好的STI-LDMOS和SJ-LDMOS(N沟道)和R-PLDMOS(P沟道)晶体管显示的静态和动态性能可与文献中的功率组件相媲美,甚至有时优于功率组件。对ATMEL生产的LDMOS晶体管进行了不同的测量,并与仿真进行了比较,从而有可能验证本文中进行的仿真。

著录项

  • 作者

    Toulon Gaëtan;

  • 作者单位
  • 年度 2010
  • 总页数
  • 原文格式 PDF
  • 正文语种 {"code":"fr","name":"French","id":14}
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号