首页> 外文OA文献 >Technology Development and ESD Testing/Compact Modeling Establishment of an Advanced LDMOS
【2h】

Technology Development and ESD Testing/Compact Modeling Establishment of an Advanced LDMOS

机译:先进LDMOS的技术开发和ESD测试/紧凑建模的建立

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

[[abstract]]智慧功率技術裡的DMOS 功率電晶體一般被使用在輸出端驅動器上,例如:汽車電子工業之ASICs高性能應用。此外,此元件也被利用當做高壓ESD保護元件,而此元件通常被做在閘極偏壓主動鉗制電路裡,而此電路在單純的MOS操作下被當作導通ESD電流的一個重要元件。然而,在中等尺寸驅動器上通常會有顯著的ESD的問題,這歸因於寄生的BJT所導致觸發的不同。而且功率半導體元件抗ESD的能力有時甚至比一般低電壓製程之積體電路更為脆弱。然而,為了要有效分析ESD的特性,瞭解此寄生BJT的元件結構將會有相當大的幫助。由於LDMOS功率元件在應用上,本身週遭環境及外來突波均有可能產生非常高的電壓。因此功率元件也必須考量抗高靜電壓破壞ESD (Electrostatic Discharge, ESD)/突然外來過壓破壞(Electric Overstress, EOS) 之能力。以往功率元件較不設計有防高電壓、EOS破壞的保護設計。因此,本計劃擬提LDMOS功率元件具有高 ESD/EOS 防護之設計,用以使其之具較佳的可靠性。靜電放電的問題日益嚴重,傳統靜電防護元件的設計大多利用嘗試錯誤法實際測試或用SPICE模擬等效電路,以獲得適合的保護元件。本研究先利用Tsuprem-4及MEDICI等EDA模擬軟體設計出Lateral DMOS電性參數值,而且由TLP 量測找出Design Widow中適切的ESD保護原件,再利用佈局參數分析比較其結果,使保護元件的電性表現符合Design Window範圍來達到LDMOS的ESD保護最佳化的目的。在汽車電子功率元件技術中,高效能的ESD保護結構應該具有一個高於40V的保持電壓(可由TLP技術測得)。這能確保一個良好的ESD保護效能在高電壓峰值時不會有發生Latch-up的危險。本計劃中將提出最佳化方法去達到這樣的目的,對於功率結構的分析,針對ESD應力下我們使用TLP 測量工具,HBM測試, EMMI測量和2D-元件模擬來研究40V-LDMOS 功率電晶體詳細的物理結構。最後希望此功率技術產品的ESD性能可通過 > 4KV、保持電壓> 40V。根據研究,我們提出一個有關ESD-LDMOS簡潔模型,這個模型成功的描述出LDMOS的高電流特性。
机译:[[abstract]]智慧功率技术里的DMOS 功率电晶体一般被使用在输出端驱动器上,例如:汽车电子工业之ASICs高性能应用。此外,此元件也被利用当做高压ESD保护元件,而此元件通常被做在闸极偏压主动钳制电路里,而此电路在单纯的MOS操作下被当作导通ESD电流的一个重要元件。然而,在中等尺寸驱动器上通常会有显著的ESD的问题,这归因于寄生的BJT所导致触发的不同。而且功率半导体元件抗ESD的能力有时甚至比一般低电压制程之积体电路更为脆弱。然而,为了要有效分析ESD的特性,了解此寄生BJT的元件结构将会有相当大的帮助。由于LDMOS功率元件在应用上,本身周遭环境及外来突波均有可能产生非常高的电压。因此功率元件也必须考量抗高静电压破坏ESD (Electrostatic Discharge, ESD)/突然外来过压破坏(Electric Overstress, EOS) 之能力。以往功率元件较不设计有防高电压、EOS破坏的保护设计。因此,本计划拟提LDMOS功率元件具有高 ESD/EOS 防护之设计,用以使其之具较佳的可靠性。静电放电的问题日益严重,传统静电防护元件的设计大多利用尝试错误法实际测试或用SPICE模拟等效电路,以获得适合的保护元件。本研究先利用Tsuprem-4及MEDICI等EDA模拟软体设计出Lateral DMOS电性参数值,而且由TLP 量测找出Design Widow中适切的ESD保护原件,再利用布局参数分析比较其结果,使保护元件的电性表现符合Design Window范围来达到LDMOS的ESD保护最佳化的目的。在汽车电子功率元件技术中,高效能的ESD保护结构应该具有一个高于40V的保持电压(可由TLP技术测得)。这能确保一个良好的ESD保护效能在高电压峰值时不会有发生Latch-up的危险。本计划中将提出最佳化方法去达到这样的目的,对于功率结构的分析,针对ESD应力下我们使用TLP 测量工具,HBM测试, EMMI测量和2D-元件模拟来研究40V-LDMOS 功率电晶体详细的物理结构。最后希望此功率技术产品的ESD性能可通过 > 4KV、保持电压> 40V。根据研究,我们提出一个有关ESD-LDMOS简洁模型,这个模型成功的描述出LDMOS的高电流特性。

著录项

  • 作者

    陳勝利;

  • 作者单位
  • 年度 2012
  • 总页数
  • 原文格式 PDF
  • 正文语种 zh_TW
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号