首页> 外文OA文献 >A 90nm CMOS 5-bit 2GS/s DAC for UWB Transceivers
【2h】

A 90nm CMOS 5-bit 2GS/s DAC for UWB Transceivers

机译:适用于UWB收发器的90nm CMOS 5位2GS / s DAC

摘要

A 5-bit 2GS/s current-steering D/A converter for ultra-wideband (UWB) transceivers is presented in this paper. It is based on a full-binary weighted architecture and achieves better than 10-bit static linearity without calibration. The DAC occupies 0.5mm × 0.75mm in a standard 90nm CMOS technology. A spurious-free dynamic range (SFDR) of more than 30dB has been measured over the complete Nyquist interval at sampling frequencies of 2GS/s. The power consumption at a 2GHz clock frequency for a near-Nyquist sinusoidal output signal equals only 12mW. For UWB signals, which have about 500MHz bandwidth, the DAC consumes even less than 8mW.
机译:本文介绍了一种用于超宽带(UWB)收发器的5位2GS / s电流控制D / A转换器。它基于全二进制加权架构,无需校准即可获得优于10位的静态线性度。在标准的90nm CMOS技术中,DAC占地0.5mm×0.75mm。在整个Nyquist间隔内以2GS / s的采样频率测得的无杂散动态范围(SFDR)超过30dB。接近奈奎斯特正弦输出信号在2GHz时钟频率下的功耗仅为12mW。对于带宽约为500MHz的UWB信号,DAC的功耗甚至不到8mW。

著录项

  • 作者

    Wu Xu; Steyaert Michel;

  • 作者单位
  • 年度 2010
  • 总页数
  • 原文格式 PDF
  • 正文语种 en
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号