退出
我的积分:
中文文献批量获取
外文文献批量获取
机译:基于芯片多核处理器网络的Turbo解码并行实现
Chaolong ZHANG; Zhekun HU; Jie Chen;
机译:基于片上网络的多处理器平台上的并行低密度奇偶校验解码
机译:基于多核的异构并行Turbo解码器
机译:Turbo NOC:基于片上网络的Turbo解码器体系结构设计框架
机译:用于物联网的低功耗多处理器片上系统的基于软件的Turbo解码器实现
机译:Turbo解码器的低功耗并行处理器实现。
机译:围绕Medoids(PAM)算法进行分区的并行体系结构可实现可扩展的多核处理器及其在医疗保健中的应用
机译:基于Butterfly和Benes的多处理器Turbo译码片上通信网络
机译:基于PC的计算系统,采用硅芯片来实现并行化GPU驱动的管线核心,支持在运行图形应用程序时动态控制的多种并行化模式
机译:基于PC的计算系统,采用桥接芯片来实现并行化GPU驱动的管线核心,支持运行图形应用程序时动态控制的多种并行化模式
机译:基于PC的计算系统,采用硅芯片实现并行GPU驱动的流水线内核,支持运行图形应用程序时动态控制的多种并行化模式
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。