退出
我的积分:
中文文献批量获取
外文文献批量获取
机译:复杂性优化和高吞吐量低延迟硬件实现的多电极尖峰分拣算法
Jelena Dragas; David Jackel; Andreas Hierlemann; Felix Franke;
机译:多电极尖峰排序算法的复杂度优化和高通量低延迟硬件实现
机译:使用单个MAP解码器的低延迟Turbo解码器的并发算法和硬件实现
机译:用于空间调制信号的低复杂度最大似然检测器:算法和硬件实现
机译:尖峰分类算法对未来硬件实现的比较
机译:基于GPU的并行算法,具有架构感知优化,用于生物途径和高通量同源序列搜索的大规模过程仿真
机译:复杂度优化和高通量低延迟硬件多电极尖峰排序算法的实现
机译:用于高效硬件实现的自定义优化算法
机译:通过创建单独的算法和硬件模块(其中算法模块控制硬件模块)来模拟集成电路的方法,其中由特定的硬件体系结构实现给定算法
机译:通过优化算法变量的大小来优化算法硬件的区域
机译:具有评估层的图像处理器,可实现不同精度的软件算法和硬件算法
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。