机译:采用0.6μmCMOS的高速低功耗15/16除法双模数预分频器
机译:除-17 / 17双模量预分频器设计,速度增强了180nm CMOS技术
机译:90 nm CMOS过程中94 GHz功率放大器四路电力分配器的设计与分析
机译:采用130nm CMOS工艺,Vdd为1.2V的高速低功耗真正单相时钟分频16/17双模预分频器
机译:采用0.18μmCMOS技术的电流模式逻辑锁存器和预分频器设计优化。
机译:用于无线供电的神经接口系统的薄膜柔性天线和硅CMOS整流器芯片的协同设计方法和晶圆级封装技术
机译:0.18UM CMOS技术中的电流模式逻辑锁存器和预分频器设计优化
机译:用于sOI CmOs技术的高速图像数据压缩的低功耗VLsI神经处理器设计