首页> 外文OA文献 >Efficient FPGA Hardware Reuse in a Multiplierless Decimation Chain
【2h】

Efficient FPGA Hardware Reuse in a Multiplierless Decimation Chain

机译:高效的FPGA硬件重用在多平面抽取链中

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

In digital communications, an usual reception chain requires many stages of digital signal processing for filtering and sample rate reduction. For satellite on board applications, this need is hardly constrained by the very limited hardware resources available in space qualified FPGAs. This short paper focuses on the implementation of a dual chain of 14 stages of cascaded half band filters plus 2 : 1 decimators for complex signals (in-phase and quadrature) with minimal hardware resources, using a small portion of an UT6325 Aeroflex FPGA, as a part of a receiver designed for a low data rate command and telemetry channel.
机译:在数字通信中,通常的接收链需要许多数字信号处理阶段进行滤波和采样率降低。对于卫星在船上应用程序上,这种需要几乎不受空间合格FPGA中可用的有限硬件资源的限制。这篇短文侧重于实现了14个级联的半频段过滤器的双链链式2:1的复杂信号(同步和正交)的Dealimer,使用UT6325 Aeroflex FPGA的一小部分,如接收器的一部分,用于低数据速率命令和遥测信道。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号