AI写作工具
文献服务
退出
我的积分:
中文文献批量获取
外文文献批量获取
机译:ARIA块密码算法的高效硬件实现支持四种操作模式和三个主密钥长度
Dong-Hyeon Kim; Kyung-Wook Shin;
机译:128位块密码ARIA和AES的统一硬件的设计和实现
机译:三可调整块密码的高效FPGA硬件实现
机译:网络中分组密码算法的关键时延设计运算模型
机译:用于视频压缩的新型高效的基于块的运动估计算法及其硬件实现。
机译:轻量级块加密算法LEA的高效硬件实现
机译:64位块密码算法高效硬件实现
机译:分组密码操作模式的建议:密钥包装的方法。
机译:从子密钥序列生成用于加密操作的主密钥的方法,从用于加密操作的相关子密钥的正向和反向序列生成主密钥的方法,用于解密使用分组密码加密的消息的方法,处理块的方法具有密钥编程的密码消息,用于从子密钥序列生成用于加密操作的主密钥的设备,用于利用具有密钥编程的块密码处理消息的设备,计算机程序产品以及一个或多个计算机可读介质
机译:AES Rijndael密码算法的硬件实现的AES Rijndael回合处理电路和在线回合密钥生成电路
抱歉,该期刊暂不可订阅,敬请期待!
目前支持订阅全部北京大学中文核心(2020)期刊目录。