机译:8 Gb / s 60 GHz 65 nm LP CMOS接收器中的混合信号I / Q 32系数Rx前馈均衡器,100系数决策反馈均衡器的设计技术
机译:采用65 nm CMOS技术实现的超低功耗,低成本60 GHz接收机前端的设计
机译:具有自适应均衡和波特率时钟以及65nm CMOS技术中的数据恢复功能的60Gb / s 288mW NRZ收发器的设计技术
机译:具有自适应功率和带宽的光接收机放大器,在28 nm CMOS中的速率高达30 Gbit / s
机译:基于Wilkinson Combiner方法的130nm CMOS技术中10GHz RF功率放大器设计
机译:一个3.0 Gsymbol / S / Lane MIPI C-PHY接收器具有用于移动CMOS图像传感器的自适应电平依赖性均衡器
机译:采用65 nm CMOS技术实现的超低功耗,低成本60 GHz接收器前端的设计