首页> 外文OA文献 >Design and Implementation of an Embedded NIOS II System for JPEG2000 Tier II Encoding
【2h】

Design and Implementation of an Embedded NIOS II System for JPEG2000 Tier II Encoding

机译:JPEG2000 Tier II编码的嵌入式Nios II系统的设计与实现

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper presents a novel implementation of the JPEG2000 standard as a system on a chip (SoC). While most of the research in this field centers on acceleration of the EBCOT Tier I encoder, this work focuses on an embedded solution for EBCOT Tier II. Specifically, this paper proposes using an embedded softcore processor to perform Tier II processing as the back end of an encoding pipeline. The Altera NIOS II processor is chosen for the implementation and is coupled with existing embedded processing modules to realize a fully embedded JPEG2000 encoder. The design is synthesized on a Stratix IV FPGA and is shown to out perform other comparable SoC implementations by 39% in computation time.
机译:本文提出了JPEG2000标准的新颖实现作为芯片(SOC)的系统。虽然该领域的大部分研究中心在EBCOT层I编码器的加速度上,但这项工作侧重于EBCOT Tier II的嵌入式解决方案。具体地,本文建议使用嵌入式的SoftCore处理器执行Tier II处理作为编码管道的后端。选择Altera Nios II处理器用于实现,并与现有的嵌入式处理模块耦合,以实现完全嵌入的JPEG2000编码器。该设计在Stratix IV FPGA上合成,并显示出在计算时间中以39%的方式执行其他类似的SOC实现。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号