首页> 外文OA文献 >Design and test for timing uncertainty in VLSI circuits.
【2h】

Design and test for timing uncertainty in VLSI circuits.

机译:设计和测试VLsI电路中的定时不确定性。

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

由於特徵尺寸不斷縮小,集成電路在生產過程中的工藝偏差在運行環境中溫度和電壓等參數的波動以及在使用過程中的老化等效應越來越嚴重,導致芯片的時序行為出現很大的不確定性。多數情況下,芯片的關鍵路徑會不時出現時序錯誤。加入更多的時序餘量不是一種很好的解決方案,因為這種保守的設計方法會抵消工藝進步帶來的性能上的好處。這就為設計一個時序可靠的系統提出了極大的挑戰,其中的一些關鍵問題包括:(一)如何有效地分配有限的功率預算去優化那些正爆炸式增加的關鍵路徑的時序性能;(二)如何產生能夠捕捉準確的最壞情況時延的高品質測試向量;(三)為了能夠取得更好的功耗和性能上的平衡,我們將不得不允許芯片在使用過程中出現一些頻率很低的時序錯誤。隨之而來的問題是如何做到在線的檢錯和糾錯。
机译:由于特征尺寸不断缩小,集成电路在生产过程中的工艺偏差在运行环境中温度和电压等参数的波动以及在使用过程中的老化等效应越来越严重,导致芯片的时序行为出现很大的不确定性。多数情况下,芯片的关键路径会不时出现时序错误。加入更多的时序余量不是一种很好的解决方案,因为这种保守的设计方法会抵消工艺进步带来的性能上的好处。这就为设计一个时序可靠的系统提出了极大的挑战,其中的一些关键问题包括:(一)如何有效地分配有限的功率预算去优化那些正爆炸式增加的关键路径的时序性能;(二)如何产生能够捕捉准确的最坏情况时延的高品质测试向量;(三)为了能够取得更好的功耗和性能上的平衡,我们将不得不允许芯片在使用过程中出现一些频率很低的时序错误。随之而来的问题是如何做到在线的检错和纠错。

著录项

  • 作者

  • 作者单位
  • 年度 2012
  • 总页数
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号