首页> 外文OA文献 >Implementation of Four Real-Time Software Defined Receivers and a Space-Time Decoder using Xilinx Virtex 2 Pro Field Programmable Gate Array
【2h】

Implementation of Four Real-Time Software Defined Receivers and a Space-Time Decoder using Xilinx Virtex 2 Pro Field Programmable Gate Array

机译:使用Xilinx Virtex 2 Pro现场可编程门阵列实现四个实时软件定义的接收器和一个时空解码器

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

This paper describes the concept, architecture, development and demonstration of a real time, high performance, software defined 4-receiver system and a space time decoder to be implemented on a Xilinx Virtex 2 Pro Field Programmable Gate Array. It is designed and developed for research into receiver diversity and multiple input and multiple output (MIMO)wireless systems. Each receiver has a Freescale DSP56321 digital signal processor (DSP) to run synchronization, channel state estimation and equalization algorithms. The system is software defined to allow for flexibility in the choice of receiver demodulation formats, output data rates and space-time decoding schemes. Hardware, firmware and software aspects of the receiver and space time decoder system to meet design requirements are discussed.
机译:本文介绍了将在Xilinx Virtex 2 Pro现场可编程门阵列上实现的实时,高性能,软件定义的4接收器系统和时空解码器的概念,体系结构,开发和演示。它是为研究接收机分集和多输入多输出(MIMO)无线系统而设计和开发的。每个接收器都有一个飞思卡尔DSP56321数字信号处理器(DSP),以运行同步,信道状态估计和均衡算法。该系统由软件定义,可以灵活选择接收器解调格式,输出数据速率和时空解码方案。讨论了满足设计要求的接收机和空时解码器系统的硬件,固件和软件方面。

著录项

  • 作者

    Green P.J.; Taylor D.P.;

  • 作者单位
  • 年度 2006
  • 总页数
  • 原文格式 PDF
  • 正文语种 en
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号