机译:采用65 nm CMOS技术的20 Gb / s无电感器限幅放大器的设计与分析
机译:亚mW CMOS生物医学限幅放大器的设计折衷
机译:具有CMOS的2.5Gb / s 16:1MUX IC设计
机译:使用负阻抗补偿的0.18KEYM CMOS中的1.2V 5.2mW 40dB 2.5Gb / s限幅放大器
机译:使用设计自由度方法研究CMOS放大器设计
机译:神经放大器的低截止频率降低:CMOS 65 NM中的分析和实施
机译:采用折叠有源电感的1V 4.2mW全集成2.5Gb / s CmOs限幅放大器