首页> 外文期刊>電子情報通信学会技術研究報告. リコンフィギャラブルシステム. Reconfigurable Systems >Complex命令アクセラレータを有するRISCプロセッサの実装~CISCプロセッサへの回帰
【24h】

Complex命令アクセラレータを有するRISCプロセッサの実装~CISCプロセッサへの回帰

机译:复杂指令加速器的RISC处理器实现CISC处理器的回归

获取原文
获取原文并翻译 | 示例
       

摘要

本稿では,マイクロコードで実装されていた複雑なComplex命令をコプロセッサの形で呼び出す機能を備えたハードウェアアクセラレーション機構を持つRISCプロセッサを提案し,実装を行う.提案するアーキテクチャでは,MIPS命令セットの下位互換サブセットを実装したプロセッサにおいて,コプロセッサ用に従来から用意されている命令を使用することで,アクセラレータの設定,起動等の機構を実装した.これにより,新たな命令にプロセッサ,アセンブラ等を対応させることなくアクセラレータを起動することが可能になっている.これらの手法を実装したプロセッサと従来のプロセッサとの比較を行い.性能向上を確認した結果について報告する.
机译:在本文中,我们提出了一种具有硬件加速机制的RISC处理器,该硬件加速机制具有呼叫微代码的功能,以协处理器的形式实现复杂的复杂指令并实现它。 在所提出的体系结构中,在实现MIPS指令集的较低兼容子集的处理器中,通过使用为协处理器准备的指令,实现了加速器设置和激活的机制。 这使得可以激活加速器而不使处理器,汇编器等引发到新指令。 与这些方法和传统处理器的处理器比较。 我们报告了确认绩效改进的结果。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号