首页> 外文期刊>電子情報通信学会技術研究報告. リコンフィギャラブルシステム. Reconfigurable Systems >画像処理用ラインバッファの高位合成系向けライブラリ化設計
【24h】

画像処理用ラインバッファの高位合成系向けライブラリ化設計

机译:图像处理线缓冲器高级合成系统的图书化设计

获取原文
获取原文并翻译 | 示例
       

摘要

実時間画像処理は計算負荷が高く、しばしばハードウェアアクセラレータを用いてシステムを実装する。複雑な画像処理などのハードウェア設計や検証では、高位合成系を用いることで生産性の向上が期待できる。ハードウェアコンパイラなどは整備されてきているものの、計算モデルや設計方法論が確立して普及しているとはいえず、またライブラリなどの流通が不十分である。本稿では、画像処理のハードウェアアクセラレータにおいて重要な基本概念であるストリーム処理とラインバッファについて、高位合成系のためのライブラリ化設計を行う。設計対象の処理だけでなくラインバッファも同じ動作記述言語で設計することにより、シミュレーション時間が大幅に短縮でき、合成の作業効率が向上する。我々のライブラリは、ライン数などのパラメタに応じてラインバッファの記述を生成するプログラムと、ラインバッファの出力を受けてウインドウに対する処理を行うテンプレート記述からなる。ラインバッファ回路は2cycle/dataのスループットで動作する。8 bit/pixel,Width 1280 pixel,5 line時で、回路規模はLE数282、最大動作周波数は157MHzである。Verilog-HDLで設計した同等のラインバッファに対して動作周波数では30%劣るものの実用上遜色なく、回路規模はむしろ10%ほど下回った。シミュレーション時間は21倍の高速化を達成した。Gaussian,Sobel,Dilation,SADなどの処理に適用し、その有効性を確認した。
机译:实时图像处理高度兼容,并且通常使用硬件加速器安装系统。在硬件设计和验证中,如复杂的图像处理,可以通过使用高级合成系统来预期生产率的提高。虽然正在开发硬件编译器,但是通过计算模型和设计方法没有扩展和传播,并且图书馆等的分布不足。在本文中,我们将设计一个用于流处理和线路缓冲器的高级合成系统库,这是图像处理硬件加速器中的重要基本概念。不仅要设计的处理,而且线缓冲器的设计在相同的操作描述语言中,模拟时间可以显着降低,并且改善了合并的工作效率。我们的图书馆包括根据诸如行的数量的参数生成线缓冲器的描述的程序,以及对窗口的处理的模板描述接收行缓冲器的输出。线缓冲电路采用2个/数据的吞吐量运行。 8位/像素,宽度1280像素,5线在时间,电路刻度为LE号282,最大工作频率为157 MHz。电路比例相当小于10%,而不是由Verilog-HDL设计的等效线缓冲器的操作频率实际使用的10%。模拟时间实现了21倍速度。它被应用于高斯,Sobel,扩张,悲伤和其有效性等处理。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号