本文献为外文文献的中文摘要页面,您获取的文献为外文文献,点击返回原页面

您现在的位置:首页> 外文会议>Advanced Signal Processing Algorithms, Architectures, and Implementations XIV >文献详情

【24h】复杂分隔器的设计

【摘要】我们描述了在中提出的复杂除法算法的面向硬件的设计。该算法类似于具有实际操作数和预缩放的基数r递归除法。复杂操作数的预缩放允许以较高的基数有效选择复杂的商数。数字递归方法的使用允许类似于常规除法器的硬件实现。而且,该方法使得正确的复数舍入成为可能。另一方面,提出的方案需要使用预缩放表,该表比具有实际操作数的类似除法器中的表要求更高。在本文中,我们介绍了主要的设计思想,实现细节,并给出了预期延迟的粗略估计。我们还与用于复杂除法的软件例程中的史密斯算法的估计延迟进行了比较。

【作者】Milos D. Ercegovac;Jean-Michel Muller;

【作者单位】Computer Science Department, University of California, Los Angeles, California. U.S.A.;

【年(卷),期】2004(),

【年度】2004

【页码】P.51-59

【总页数】9

【原文格式】PDF

【正文语种】eng

【中图分类】TP391;TN911;

【关键词】复数除法;数字递归算法;预缩放;基数r;硬件实现;

  • 相关文献

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号