机译:使用UML,SysML和MARTE的实时系统的基于模型的需求规范
Fed Inst Goiano, Catalao, Brazil;
Univ Fed Rio Grande do Sul, Porto Alegre, RS, Brazil;
Carl von Ossietzky Univ Oldenburg, Oldenburg, Germany;
Univ Fed Sergipe, Sao Cristovao, Brazil;
Real-time systems; Requirements engineering; UML; SysML; MARTE;
机译:基于UML / MARTE的系统级设计,用于基于FPGA的嵌入式实时系统
机译:从UML / MARTE模型生成SystemC中的异构可执行规范
机译:使用UML / MARTE支持实时系统中的性能调整和压力测试
机译:集成UML,MARTE和sysml以改善嵌入式领域的需求规范和可追溯性
机译:分布式实时系统中通信的需求规范。
机译:系统侧原型的UML需求分析模型的评审方法
机译:系统要求规范的UML / MARTE图的自然解释
机译:实时系统的要求和设计的规范,分析和执行