首页> 外文期刊>Pomiary Automatyka Kontrola >Oparty o cyfrowe układy reprogramowalne i analogowe wzmacniacze mocy system kompensacji odkształceń wnęk nadprzewodzących w akceleratorach liniowych
【24h】

Oparty o cyfrowe układy reprogramowalne i analogowe wzmacniacze mocy system kompensacji odkształceń wnęk nadprzewodzących w akceleratorach liniowych

机译:基于数字可重编程系统和模拟功率放大器,一种用于补偿线性加速器中超导腔变形的系统

获取原文
获取原文并翻译 | 示例

摘要

Podczas pracy impulsowej akceleratora, komory nadprzewodzące ulegają odkształceniom. Do ich kompensacji stosowane są piezoelektryczne elementy wykonawcze sterowane przez wzmacniacze mocy. Jest to część analogowa systemu. Do części cyfrowej zalicza się kontroler oparty o reprogramowalne układy cyfrowe. Wzmacniacze mocy wzmacniają sygnał korekcyjny do poziomu umożliwiającego wysterowanie elementów wykonawczych, zaś kontroler wylicza odpowiedź wnęk na ten sygnał. Wszystkie bloki obliczeniowe zostały zoptymalizowane pod względem zajętości zasobów układu reprogramowalnego. Artykuł przedstawia wyniki testów opisywanego systemu w środowisku akceleratora liniowego FLASH.%The Superconducting (SC) cavities are deformed during the pulse operation of the linear accelerators. Power amplifiers together with piezoelectric actuators are used for the compensation purpose as an analog parts of the system. The digital part consists of dedicated control board -Simeon DSP based on FPGA device Virtex II Pro from Xilinx. The power amplifiers - Piezo Drivers are used to amplify the correction signal with the proper voltage levels allowing to drive the actuators. The cavities' response for compensation signal - detuning is calculated by digital controller. The computation blocks were optimized to meet available FPGA resources and latency of 10 ns. The detuning result will be applied for closed feedback operation of the controller. The paper presents the recent development of the system and performed tests in FLASH (Free Electron Laser in Hamburg) accelerator.
机译:在加速器的脉冲操作期间,超导室经历变形。由功率放大器控制的压电执行器用于补偿。这是系统的模拟部分。数字部分包括一个基于可重编程数字电路的控制器。功率放大器将校正信号放大到使致动器能够被致动的水平,并且控制器计算对该信号的腔响应。就占用可重编程系统的资源而言,所有计算块均得到了优化。本文介绍了在FLASH线性加速器环境中所描述系统的测试结果,在线性加速器的脉冲操作过程中,超导(SC)腔发生了变形。功率放大器与压电致动器一起用作补偿,作为系统的模拟部分。数字部分包括专用控制板-基于Xilinx的FPGA器件Virtex II Pro的Simeon DSP。功率放大器-压电驱动器用于以适当的电压电平放大校正信号,从而驱动执行器。腔对补偿信号的响应-失谐由数字控制器计算。对计算模块进行了优化,以满足可用的FPGA资源和10 ns的延迟。失谐结果将应用于控制器的闭合反馈操作。本文介绍了该系统的最新发展,并在FLASH(汉堡的自由电子激光)加速器中进行了测试。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号