首页> 外文期刊>Pomiary Automatyka Kontrola >Architektura dekodera wideo MPEG-2 dla wymagań HDTV
【24h】

Architektura dekodera wideo MPEG-2 dla wymagań HDTV

机译:符合HDTV要求的MPEG-2视频解码器架构

获取原文
获取原文并翻译 | 示例

摘要

Wdrożenie standardu kompresji wideo H.264/AVC wiąże się z koniecznością zapewnienia konwersji informacji ze standardu MPEG-2. W ramach prac nad sprzętowym transkoderem H.264/AVC na MPEG-2 został wykonany dekoder MPEG-2, spełniający wymagania dla standardu HDTV. Dekoder realizuje dekompresję strumienia wideo, w wyniku czego rekonstruowane są kolejne ramki zakodowanej sekwencji. Ze względu na wysokie wymagania na przepustowość, architektura stosuje blokową organizację dostępu do pamięci zewnętrznej. Wykorzystując tryb sekwencyjnego dostępu ciągłego do pamięci dynamicznej dla bloków 8x8 uzyskana została duża wydajność transferu danych. W szczególności oznacza to rezygnację z sekwencyjnego zapisu kolejnych linii obrazu. Wyniki syntezy i analizy czasowej wykonanej w programie Quartus II pokazują, że cały układ może pracować przy częstotliwości 133 MHz w oparciu o układy FPGA Stratix II.%The use of the H.264/AVC video compression standard involves the need for the data conversion from MPEG-2. Within the work on the MPEG-2/H.264 hardware transcoder, the MPEG-2 HDTV video decoder has been developed. The decoder decompresses video streams and reconstruct successive frames. Owing to the requirements on the high throughput, the architecture accesses the external memory in the block fashion. Using the burst mode for 8x8 blocks, a high throughput has been achieved. Particularly, sequential line-by-line access to the memory is avoided. The synthesis results show that the decoder can work at the 133 MHz clock on the FPGA Stratix II platform.
机译:H.264 / AVC视频压缩标准的实现要求转换MPEG-2标准中的信息。作为在MPEG-2上进行H.264 / AVC硬件代码转换器的工作的一部分,制作了满足HDTV标准要求的MPEG-2解码器。解码器对视频流进行解压缩,从而重建编码序列的后续帧。由于高带宽要求,该体系结构使用对外部存储器的访问的块组织。通过使用对8x8块的动态存储器的连续连续访问模式,可以获得很高的数据传输效率。特别地,这意味着放弃后续图像线的顺序记录。在Quartus II中进行的综合和时间分析结果表明,基于FPGA Stratix II电路,整个系统可以在133 MHz下运行,使用H.264 / AVC视频压缩标准需要从MPEG-2。在MPEG-2 / H.264硬件代码转换器的工作范围内,已经开发了MPEG-2 HDTV视频解码器。解码器解压缩视频流并重建连续的帧。由于对高吞吐量的要求,该体系结构以块方式访问外部存储器。使用8x8块的突发模式,可以实现高吞吐量。特别地,避免了对存储器的连续的逐行访问。综合结果表明,解码器可以在FPGA Stratix II平台上以133 MHz时钟工作。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号