首页> 外文期刊>Microelectronics & Reliability >Adaptive error correction in Orthogonal Latin Square Codes for low-power, resilient on-chip interconnection network
【24h】

Adaptive error correction in Orthogonal Latin Square Codes for low-power, resilient on-chip interconnection network

机译:正交拉丁方码中的自适应错误校正,用于低功耗,弹性片上互连网络

获取原文
获取原文并翻译 | 示例
           

摘要

A reliable, energy-efficient on-chip interconnection network can be designed by incorporating error-correcting code (ECC). Orthogonal Latin Square Code (OLSC) can protect the interconnection against transient errors, supporting multi-bit error correction capability. In this paper, we propose an adaptive ECC which provides opportunity and flexibility of adaptively to change the error correction capability according to interconnection's reliability level, reducing the power consumption of the interconnection network.
机译:可以通过合并纠错码(ECC)来设计可靠,节能的片上互连网络。正交拉丁方码(OLSC)可以保护互连免受瞬态错误的影响,支持多位纠错功能。在本文中,我们提出了一种自适应ECC,它提供了机会和灵活性,可以根据互连的可靠性级别自适应地更改纠错能力,从而降低互连网络的功耗。

著录项

  • 来源
    《Microelectronics & Reliability》 |2013年第3期|509-511|共3页
  • 作者

    Seung Eun Lee;

  • 作者单位

    Dept. of Electronic Engineering, Seoul National University of Science and Technology, Seoul, Republic of Korea;

  • 收录信息 美国《科学引文索引》(SCI);美国《工程索引》(EI);
  • 原文格式 PDF
  • 正文语种 eng
  • 中图分类
  • 关键词

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号