首页> 外文期刊>インタ-フェ-ス >マルチJTAGアダプタでCPUデバッグからFPGAコンフィグレーションまで自由自存第6回[最终回]FPGA/CPLDからのフラッシュROMの書き換ぇ
【24h】

マルチJTAGアダプタでCPUデバッグからFPGAコンフィグレーションまで自由自存第6回[最终回]FPGA/CPLDからのフラッシュROMの書き換ぇ

机译:使用6号多JTAG适配器从CPU调试到FPGA配置的自由[最后一次]从FPGA / CPLD重写闪存ROM

获取原文
获取原文并翻译 | 示例
       

摘要

今回は連載第3回(2010年11月号.pp.150-155)で紹介したJTAG操作ツールUrJTAGを使って,FPGAやCPLDに接続されたフラッシュROMを書き換えます.連載第3回で紹介したCPUに接続するフラッシュROMのときとは異なり,FPGAなどのプログラマブル・デバイスは,任意のピンにフラッシュROMの信号を自由に割り当てられます.UrJTAGはこの対応を定義することにより,簡易的な非同期バスを実現できます.今回はこの機能を使い,FPGA評価ボードに搭載されているフラッシュROMを書き換えてみます.なお,UrJTAGのインストールとフラッシュROMの基本手順については,連載第3回の内容を参照してください.
机译:这次,我们将使用UrJTAG(该系列的第3部分(2010年11月发行,第150-155页)中介绍的JTAG操作工具)重写连接到FPGA和CPLD的闪存ROM。与本系列第3部分中介绍的将Flash ROM连接到CPU的情况不同,FPGA等可编程器件可以将Flash ROM信号自由分配给任何引脚。通过定义此对应关系,UrJTAG可以实现简单的异步总线。这次,我将使用此功能重写安装在FPGA评估板上的Flash ROM。有关UrJTAG的安装过程和Flash ROM的基本过程,请参阅本系列第3部分的内容。

著录项

  • 来源
    《インタ-フェ-ス》 |2011年第4期|p.174-179|共6页
  • 作者

    細渕 憲行;

  • 作者单位

    ソース・ファイルのfopen部分;

  • 收录信息
  • 原文格式 PDF
  • 正文语种 jpn
  • 中图分类
  • 关键词

  • 入库时间 2022-08-18 01:39:50

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号