首页> 外文期刊>IEICE Transactions on Electronics >6-bit 1.6-GS/s 85-mW Flash Analog to Digital Converter Using Symmetric Three-Input Comparator
【24h】

6-bit 1.6-GS/s 85-mW Flash Analog to Digital Converter Using Symmetric Three-Input Comparator

机译:使用对称三输入比较器的6位1.6-GS / s 85mW闪存模数转换器

获取原文
获取原文并翻译 | 示例
       

摘要

In this paper, we describe a 6-bit 1.6-GS/s flash analog to digital converter (ADC). To reduce the power consumption and active area, we propose a new interpolation architecture using a symmetric three-input comparator. This ADC achieves 5.56 effective bits for input frequencies up to 220 MHz at 1.6 GS/s, and almost five effective bits for 660 MHz input at 1.6 GS/s. Peak INL and DNL are less than 0.5 LSB and 0.45 LSB, respectively. This ADC consumes 85 mW from 1.8 V at 1.6 GS/s and occupies an active area of 0.27 mm~2. It is fabricated in 0.18-μm CMOS.
机译:在本文中,我们描述了一个6位1.6-GS / s闪存模数转换器(ADC)。为了降低功耗和有效面积,我们提出了一种使用对称三输入比较器的新型插值架构。对于1.6 GHz GS / s的220 MHz输入频率,该ADC可获得5.56有效位;对于1.6 MHz GS / s的660 MHz输入,该ADC可获得近5有效位。峰值INL和DNL分别小于0.5 LSB和0.45 LSB。该ADC在1.6 GS / s的速度下从1.8 V消耗85 mW的功率,并占用0.27 mm〜2的有效面积。它采用0.18μmCMOS制成。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号