机译:在具有多个电源电压的同步设计中最小化动态功耗的方法
Dept. of Electr. & Comput. Eng., Princeton Univ., NJ, USA;
sequential circuits; logic CAD; circuit CAD; integrated circuit design; low-power electronics; linear programming; integer programming; graph theory; CMOS logic circuits; dynamic power consumption minimization; performance constraints; synchronous di;
机译:通过重新定时和电源电压缩放降低同步时序数字设计中的动态功耗
机译:可调延迟缓冲器的Esteem分配,用于在多个动态电源电压设计中最小化时钟偏斜
机译:基于自驱动同步整流器性能的服务器电源零电压开关全桥脉宽调制转换器的优化设计方法
机译:降低多动态电源电压电平转换器功耗的新方法
机译:利用多个阈值和电源电压的低功耗设计优化。
机译:基于LLC谐振转换器的功率因数校正高压直流电源
机译:利用多电源电压最小化VLsI处理器能耗的遗传方法
机译:并联电源,并联电源方法与aEGIs低压电力系统使用方法的比较。