首页> 外文期刊>IEEE Transactions on Electron Devices >An improved junction field-effect transistor static model for integrated circuit simulation
【24h】

An improved junction field-effect transistor static model for integrated circuit simulation

机译:用于集成电路仿真的改进的结型场效应晶体管静态模型

获取原文
获取原文并翻译 | 示例

摘要

A physics-based junction field-effect transistor (JFET) static model for integrated circuit simulation is developed. The model covers the behavior of the linear and saturation current regions without requiring fitting parameters. Subthreshold characteristics in the saturation region are also included in the model. Excellent agreement is obtained when the model is compared with experimental data.
机译:建立了用于集成电路仿真的基于物理的结型场效应晶体管(JFET)静态模型。该模型涵盖了线性和饱和电流区域的行为,而无需拟合参数。模型中还包括饱和区域中的亚阈值特征。将模型与实验数据进行比较,可以获得极好的一致性。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号