...
首页> 外文期刊>Elektrotechnik und Informationstechnik >Reduction of short circuit current in static CMOS inverters using novel smart delay generator circuits
【24h】

Reduction of short circuit current in static CMOS inverters using novel smart delay generator circuits

机译:使用新型智能延迟发生器电路减少静态CMOS反相器中的短路电流

获取原文
获取原文并翻译 | 示例
           

摘要

CMOS inverters have the advantage of zero static power consumption. However, they suffer from dynamic power consumption and short circuit power consumption. Dynamic power consumption results from charging the output capacitance then discharging it again. Whereas short circuit power consumption happens during the switching of the inverter between logic '1' and logic '0' due to the direct current path that opens between V_(DD) and Ground for the duration of the inverter switching. The problem of short circuit current is not only the amount of power consumption but also its contribution to the noise in the supply by adding unnecessary rebels to the supply current. This paper introduces two different novel and simple smart delay generator circuits that will reduce the amount of short circuit current in CMOS inverters by more than 50%.%CMOS-Wechselrichter haben zwar den Vorteil, dass der statische Stromverbrauch gleich null ist, dafür machen sich aber der dynamische Stromverbrauch sowie der Kurzschlussstromverbrauch negativ bemerkbar. Der dynamische Stromverbrauch resultiert aus dem Laden und anschließenden Entladen der Leistungskapazität. Der Kurzschlussstromverbrauch hingegen kommt zustande, wenn der Wechselrichter aufgrund des direkten Strompfads zwischen V_(DD) und Masse zwischen den Logiksignalen „ 1" und „0" umschaltet. Problematisch am Kurzschlussstrom ist nicht nur der Stromverbrauch, sondern auch der unnötig erzeugte Rippel im Versorgungsstrom und dadurch das zusätzliche Rauschen des Wechselrichters. Die vorliegende Arbeit stellt zwei verschiedene neuartige und einfache Smart Delay-Generatorschaltungen vor, die den Kurzschlussstrom in CMOS-Wechselrichtern zur Hälfte reduzieren können.
机译:CMOS反相器具有零静态功耗的优势。然而,它们遭受动态功耗和短路功耗。动态功耗是由对输出电容充电然后对其再次放电产生的。然而,由于在逆变器切换期间在V_(DD)和地之间开通的直流电流路径,在逻辑“ 1”和逻辑“ 0”之间的逆变器切换期间会发生短路功耗。短路电流的问题不仅是功耗的问题,还包括通过在电源电流中添加不必要的反叛因素而导致的电源噪声。本文介绍了两种不同的新颖且简单的智能延迟生成器电路,这些电路将使CMOS反相器中的短路电流减少50%以上。%CMOS-Wechselrichter haben zwar den Vorteil,dass der statische Stromverbrauch gleich null ist,dafürmachen sich阿伯der dynamische Stromverbrauch sowie der Kurzschlussstromverbrauch negativ bemerkbar。动力总动员总动员总动员和总动员总动员。 Der Kurzschlussstromverbrauch铰链连接器,Wenne der Wechselrichter连接器D_和Masse zwischen接逻辑器„ 1”和” 0” umschaltet。库尔茨施洛斯斯特罗姆问题研究中心(Nur der Stromverbrauch),多瑙河沿岸的里普尔(Rippel),多绍尔(dasurs)和拉施申(Rauschen des Wechselrichters)。智能延迟生成器和智能延迟生成器,由CMOS-Wechselrichtern zurHälftereduzierenkönnen公司的Kurzschlussstrom逝世。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号