机译:使用新型智能延迟发生器电路减少静态CMOS反相器中的短路电流
Suez Canal University, Faculty of Industrial Education, Department of Electricity, AlZahraa, Building 9, Apt. 5, Suez, Egypt;
power dissipation; CMOS inverter; short circuit current; supply noise;
机译:考虑静态CMOS栅极短路电流的传播延迟估计
机译:22 - NM CMOS技术中静态逻辑门的漏电和短路功率降低的新电路级技术
机译:考虑延迟之间相关性的CMOS组合电路统计静态时序分析器
机译:研究技术扩展对低压静态CMOS电路中作为短路电流浪费的功率的影响
机译:栅极隧穿电流对CMOS电路静态特性的影响。
机译:随机纳米氮化钛晶粒引起的动态功率延迟的特性波动以及全能门纳米线CMOS器件和电路的纵横比效应
机译:研究技术扩展对低压静态CMOS电路中作为短路电流浪费的功率的影响