首页> 外文期刊>Research Journal of Applied Sciences: RJAS >FPGA Based Adaptive Resource Efficient Error Control Methodology for Network on Chip
【24h】

FPGA Based Adaptive Resource Efficient Error Control Methodology for Network on Chip

机译:基于FPGA的片上网络自适应资源高效错误控制方法

获取原文
       

摘要

This research work proposes resource efficient and secured network on chip router using error control schemes. The proposed method combines the Cipher block encryption based parallel crossbar methodologies of the NoC data link and network layers to efficiently gives error control strength in variable network topology conditions. The proposed method significantly minimizes hardware utilization when compared to other earlier research. This can be achieved by implementing parallel cross bar architecture with Cipher block based ECC Coding Method in NoC. The proposed system uses Modelsim Software for simulation purposes and Xilinx Project Navigator for synthesis purposes.
机译:这项研究工作提出了使用错误控制方案的资源高效且安全的片上路由器网络。所提出的方法结合了基于密码块加密的NoC数据链路和网络层的并行交叉开关方法,可以有效地提供可变网络拓扑条件下的错误控制强度。与其他早期研究相比,该方法大大降低了硬件利用率。这可以通过在NoC中使用基于密码块的ECC编码方法实现并行交叉开关体系结构来实现。拟议的系统使用Modelsim软件进行仿真,并使用Xilinx Project Navigator进行综合。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号