首页> 中文期刊>现代电子技术 >800 Mb/s高速解调器的定时恢复算法及实现研究

800 Mb/s高速解调器的定时恢复算法及实现研究

     

摘要

针对800 Mb/s高速率数传系统,设计并实现了一种8PSK信号的数字定时同步算法.首先推导出高速数据的Martin Oerder包络平方定时相位误差估计算法的并行实现结构,然后采用FPGA芯片设计实现了定时偏差估计.计算机仿真和硬件实现研究的结果验证了该算法结构在高速数据传输系统下具有良好的估计性能.

著录项

  • 来源
    《现代电子技术》|2007年第23期|1-3|共3页
  • 作者单位

    国防科学技术大学,电子科学与工程学院,湖南,长沙,410073;

    国防科学技术大学,电子科学与工程学院,湖南,长沙,410073;

    国防科学技术大学,电子科学与工程学院,湖南,长沙,410073;

    国防科学技术大学,电子科学与工程学院,湖南,长沙,410073;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 卫星通信地面站;
  • 关键词

    定时恢复; 估计; 并行结构; FPGA;

  • 入库时间 2022-08-18 03:31:21

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号