首页> 中文期刊> 《现代电子技术》 >DLMS算法的脉动阵结构设计及FPGA实现

DLMS算法的脉动阵结构设计及FPGA实现

         

摘要

In order to decrease the effect of inter-symbol interference in the UAV data link and meet the needs of the data transmission speed, the paper designs DLMS algorithm with systolic array structure using Verilog HDL, and achieves the high-speed equalizer. The simulation results show that the highest frequency of the designed equalizer reaches up to 298. 063MHz, which points out the development direction for the design of the high-speed equalizer with higher frequencies or other types of equalizer.%为了减小无人机数据链中的码间干扰,适应数据链对传输速度的要求,利用Verilog HDL设计DLMS算法,并在其中加入脉动阵结构,完成了均衡器的高速实现.仿真表明所设计的均衡器的最高频率可达298.063 MHz,这为以后设计更高频率或其他类型的高速均衡器指明了方向.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号