首页> 中文期刊> 《现代电子技术》 >基于FPGA的多频耳声导抗测试系统的设计

基于FPGA的多频耳声导抗测试系统的设计

         

摘要

为了实现多频探测音的声导抗测试方法,提升声导抗诊断灵敏度,设计一种基于FPGA的多频耳声导抗测试系统.采用FPGA芯片协调多模块同步工作,实现上位机通信、探测音产生、气压改变、声压和气压信号采集、数据缓冲和传输等核心功能,由上位机软件对数据实时处理和鼓室导抗图显示.系统对多名正常听力成年人采用1 000 Hz高频和226 Hz低频探测音进行测试试验,结果稳定并与理论分析一致,表明该系统设计正确和工作可靠.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号