首页> 中文期刊> 《网络安全与数据治理》 >基于FPGA的猝发多脉冲产生系统设计与实现

基于FPGA的猝发多脉冲产生系统设计与实现

     

摘要

脉冲功率装置在猝发工作方式下各个子系统需要按照一定的脉冲时序协调工作,其控制系统需要实现较好的时刻控制功能。介绍了一种基于FPGA的猝发多脉冲产生系统,可以通过上位机监控界面设定猝发脉冲参数,经由RS232串口通信协议将数据下载到FPGA控制器进行解析存储,并可以产生对应的猝发脉冲信号。系统可输出2路猝发多脉冲信号,猝发脉冲串个数1~5个可调,猝发脉冲串间隔1~200 s可调,猝发脉冲串内部脉冲个数1~5个可调,猝发脉冲串内部脉冲频率1~100 Hz可调,猝发脉冲串内部脉冲宽度等参数可以调节。

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号