首页> 中文期刊> 《西安邮电学院学报》 >基于0.13μm CMOS工艺的功率放大器设计

基于0.13μm CMOS工艺的功率放大器设计

         

摘要

基于0.13 μm CMOS工艺,设计13~15 GHz带有分布式有源变压器的集成功率放大器.利用分布式有源变压器功率合成的特点,将其作为负载去匹配功放单元,采用共源共栅级与共源级级联的功放单元结构来提高功放单元的增益和输出功率;采用浮栅结构来减小分布式有源变压器和片上巴伦的插入损耗;功分器采用带栅格参考地的结构提高电路的性能.仿真结果表明,在13~15 GHz频段,该功放的饱和输出功率为20 dBm,功率附加效率为10%,功率增益为12.5 dB,输出功率和功率增益有所提高,减小了插入损耗.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号