首页> 中文期刊>计算机研究与发展 >抗差分功耗分析攻击的AES算法的VLSI实现

抗差分功耗分析攻击的AES算法的VLSI实现

     

摘要

提出了一种抗差分功耗分析攻击的先进密码算法(AES)的低成本的VLSI实现方案.采用屏蔽(masking)技术来抗差分功耗分析攻击.为了降低抗攻击技术对原有运算单元速度面积的影响,在分析改进的AES算法的基础上,用优化运算次序、复用相应模块、采用复合域计算等方法实现了以极小的硬件代价获得了较高的抗攻击性能.采用HHNEC 0.25μm标准CMOS工艺,单元面积约48×103等效门;在70MHz工作频率下,数据吞吐率达到380Mbps.

著录项

  • 来源
    《计算机研究与发展》|2007年第3期|378-383|共6页
  • 作者单位

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

    复旦大学专用集成电路与系统国家重点实验室,上海,200433;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 计算技术、计算机技术;
  • 关键词

    功耗分析; AES; 屏蔽; 低成本;

  • 入库时间 2022-08-18 04:54:30

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号