首页> 中文期刊> 《计算机辅助设计与图形学学报》 >面向内存的混合容错编码动态调节设计

面向内存的混合容错编码动态调节设计

         

摘要

针对内存系统中高强度的容错编码容易造成过大开销的问题,为同时实现容错强度和容错开销的权衡,提出一种低开销的支持混合容错编码的动态调节设计.通过分析发现常见纠错检错编码数据位长与校验位长存在固定的比例关系,提出一种地址映射逻辑电路;当系统存取内存数据及容错强度发生调节时,该方法可保证容错编码中校验信息的存取,实现对内存容错强度调节以及数据与校验信息在内存中分开存储的支持.实验结果表明,文中设计简单,硬件和性能代价小、功耗开销低.

著录项

  • 来源
    《计算机辅助设计与图形学学报》 |2014年第9期|1479-1486|共8页
  • 作者单位

    计算机体系结构国家重点实验室 北京 100190;

    中国科学院计算技术研究所 北京 100190;

    中国科学院大学 北京100049;

    计算机体系结构国家重点实验室 北京 100190;

    中国科学院计算技术研究所 北京 100190;

    计算机体系结构国家重点实验室 北京 100190;

    中国科学院计算技术研究所 北京 100190;

    计算机体系结构国家重点实验室 北京 100190;

    中国科学院计算技术研究所 北京 100190;

    中国科学院大学 北京100049;

    计算机体系结构国家重点实验室 北京 100190;

    中国科学院计算技术研究所 北京 100190;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 调整、测试方法;
  • 关键词

    内存系统; 可靠性; 容错设计; 纠错检错编码;

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号