首页> 中文期刊> 《电子与封装》 >一种基于FPGA的冲击应力下空封键合线短接判定方法

一种基于FPGA的冲击应力下空封键合线短接判定方法

         

摘要

陶瓷封装集成电路广泛用于高可靠宇航等产品中,但其空封结构却容易导致内部键合线在受到外部机械冲击后引起相邻键合线短接,影响电路正常工作.在综合考虑高速摄像机和电学组合判定的基础上,提出了一种基于FPGA的新型键合线短路判定方法.该方法理论上适用于任意封装管脚的FPGA电路端口判定,实测基于CQFP228封装进行实时判定.由实验证明,该方法可以直观明确地得到短接键合线的位置,大大降低后期判定步骤,进一步提高了判定准确率.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号