首页> 中文期刊> 《电子元器件应用》 >基于TS201和FPGA的雷达信号处理运算板硬件设计

基于TS201和FPGA的雷达信号处理运算板硬件设计

         

摘要

为了解决传统运算板总线共享的硬件连接方式使信号处理速度降低的板间通信瓶颈,文中给出了一个基于TS201与FPGA的高速实时雷达信号运算板的设计方法.该方法可避免多处理器系统在数据传输中引起的总线冲突,从而有效提高实时信号处理系统的速度与性能.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号