首页> 中文期刊>计算机仿真 >数字直扩接收机中同步环路设计与仿真

数字直扩接收机中同步环路设计与仿真

     

摘要

同步是扩频通信系统中的一个重要问题.该文详细介绍了直接序列扩频(DSSS)通信系统中,数字科斯塔斯(Costas)环、数字延迟锁定环(DLL)的工作原理和环路中二阶环路滤波器的设计方法,并根据该原理提出了一种新的码环实现方案.使用Matlab对数字直扩接收机进行了仿真,不同环路滤波器参数下环路捕获性能的仿真结果及系统解调误码率证明了该环路滤波器在Costas环和DLL环中的正确性和实用性.其较好地解决了直扩系统中载波和伪码精确同步的问题.该文所设计的数字直扩接收机可有效地应用于CDMA及GPS等系统之中.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号