首页> 中文期刊> 《计算机科学》 >多核处理器降低功耗技术综述

多核处理器降低功耗技术综述

         

摘要

随着芯片集成度越来越高,处理器功耗已经和性能、时钟频率、芯片尺寸共同成为衡量一个处理器优劣的最主要标准.传统的降低功耗的技术都是针对功耗本身,即动态消耗和静态消耗,针对动态消耗的有多元供能电压技术(Multiple Supply Voltage)、动态电压调节技术(Dynamic Voltage Scaling)和基于时钟信号的技术,针对静态消耗的有通道长度调整技术(Channel Length Scaling)、寄存器锁存技术和能量选通技术(Power Gating).近两年从处理器结构和算法角度思考降低功耗逐渐成为热点,在未来一段时间将成为研究的主要方向.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号