首页> 中文期刊> 《计算机工程》 >千兆以太网CRC的算法与VLSI设计与实现

千兆以太网CRC的算法与VLSI设计与实现

             

摘要

介绍了CRC的数学原理及具体在以太网中的算法与VLSI实现方式.以CRC-8为例,介绍了串行结构实现及并行输入的推导,并给出了Verilog HDL编程及相关技术.串行移位结构的数据吞吐量无法满足千兆以太网IGbps的要求,设计了一种8bits的并行VLSI结构,用0.25μmCMOS单元库综合后得出数据吞吐量达到2Gbps,完全满足要求.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号