首页> 中文期刊> 《计算机工程》 >基于FPGA的AVS环路滤波器设计与实现

基于FPGA的AVS环路滤波器设计与实现

     

摘要

根据AVS音视频编码标准中提出的环路滤波算法设计了一个高效的环路滤波器.通过适当地增加片上数据存储空间,使得整个环路滤波的过程占用的带宽资源最小.该滤波器经过仿真验证,对一个完整的4:2:0格式的宏块数据进行环路滤波仅需293个时钟周期.可以被用于1 920×1 080高清图像的AVS解码芯片中.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号