首页> 中文期刊>计算机工程 >多处理器芯片组中PCI桥控制器的设计与实现

多处理器芯片组中PCI桥控制器的设计与实现

     

摘要

分析了多处理器芯片组内通信和PCI通信的特点,设计并实现了在切入通信机制下的PCI桥控制器,该控制器在FPGA布局布线后可以达到66 MHz,有效隐藏PCI协议中的突发传送和读延迟机制给多处理器切入通信带来的性能损耗.该控制器已稳定运行在龙芯多处理器系统中.

著录项

  • 来源
    《计算机工程》|2008年第1期|241-243|共3页
  • 作者单位

    中国科学院计算技术研究所计算机系统结构重点实验室,北京,100080;

    中国科学院研究生院,北京,100039;

    中国科学院计算技术研究所计算机系统结构重点实验室,北京,100080;

    中国科学院计算技术研究所计算机系统结构重点实验室,北京,100080;

    中国科学院计算技术研究所计算机系统结构重点实验室,北京,100080;

    中国科学院研究生院,北京,100039;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 设计与性能分析;
  • 关键词

    PCI桥控制器; 多处理器; 芯片组; 切入;

  • 入库时间 2022-08-18 04:28:15

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号