首页> 中文期刊>计算机工程与科学 >一种分组密码S盒抗Glitch攻击的方案

一种分组密码S盒抗Glitch攻击的方案

     

摘要

伴随着网络信息时代的飞速发展,各种电子产品应运而生,人们的生活变得越来越智能,越来越便捷,然而在便捷的背后却隐藏着重大的安全隐患.密码芯片是保障信息安全的重要手段之一,所以提高密码芯片的安全性迫在眉睫.以Stefan等人的针对分组密码芯片S盒的Glitch攻击为模型背景,通过加入一组同步寄存器提出基于FPGA的一种针对分组密码S盒抗Glitch攻击的方案,并通过CMOS器件的属性和Altera公司在QuatusⅡ软件中嵌入的Signal Tap功能,从理论和仿真两方面分别验证了该方案不但能够大幅度减少Glitch的个数,还能够减少各级电路产生Glitch的相关性,从而降低了攻击的成功率,提高了分组密码S盒实现的安全性,为后续FPGA密码芯片的防护提供了依据.

著录项

  • 来源
    《计算机工程与科学》|2016年第10期|2058-2064|共7页
  • 作者单位

    武警工程大学网络与信息安全武警部队重点实验室,陕西西安710086;

    武警工程大学网络与信息安全武警部队重点实验室,陕西西安710086;

    武警工程大学网络与信息安全武警部队重点实验室,陕西西安710086;

    武警工程大学网络与信息安全武警部队重点实验室,陕西西安710086;

  • 原文格式 PDF
  • 正文语种 chi
  • 中图分类 TP393.08;
  • 关键词

    分组密码; S盒; Glitch攻击; FPGA; 同步寄存器;

  • 入库时间 2022-08-18 04:28:09

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号