首页> 中文学位 >路由器中路由转发机制的FPGA实现
【6h】

路由器中路由转发机制的FPGA实现

代理获取

目录

文摘

英文文摘

第一章绪论

1.1 TCP/IP概述

1.1.1网络的分层

1.1.2互联网的地址

1.1.3 IP数据报的格式

1.2 IP路由选择原理

1.3可编程逻辑器件和现代EDA技术简介

1.3.1可编程逻辑器件

1.3.2现代EDA技术简介

第二章系统级设计

2.1路由器系统结构

2.2路由器智能接口的结构

2.3系统的工作流程

第三章缓存管理模块的设计

3.1缓存管理器(LLM)

3.1.1输入缓存管理器(LLM Ingress)

3.1.2输出缓存管理器(LLM Egress)

3.2缓存存贮器(BM)

第四章路由转发模块的设计

4.1 内部数据包多路选择器

4.2 内部数据包的数据格式

4.3过滤器的设计

4.4 IP路径查找模块的设计

4.4.1 IP Lookup Engine的工作流程

4.4.2 SRAM的设计

4.4.3 FIFO的设计

4.4.4 CO_CPU的设计

4.4.5 Lookup Engine的设计

附录Lookup Engine的VHDL描述

参考文献

致谢

展开▼

摘要

路由器是网络互连中的重要组成部分,而路由技术则是路由器的基础和核心.路由器的电路结构是否合理、软件设计是否高效直接影响到路由器的工作,进而影响到整个网络的效率和可靠性.正因为这样路由器中的路由转发机制也成为世界各大公司竞相研究的热点Cisco、Cucent和华为等公司投入了大量的人力物力去努力完善和发展自己的路由技术.基于对路由器内部结构和工作原理的理解,以及对VHDL硬件描述语言的熟练掌握,作者把

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号