【24h】

A current mode CMOS multi-layer perceptron chip

机译:电流模式CMOS多层Perceptron芯片

获取原文
获取外文期刊封面目录资料

摘要

An analog VLSI neural network integrated circuit is presented. It consist of a feedforward multi layer perceptron (MLP) network with 64 inputs, 64 hidden neurons and 10 outputs. The computational cells have been designed by using the current mode approach and weak inversion biased MOS transistors to reduce the occupied area and power consumption. The processing delay is less than 2 /spl mu/s and the total average power consumption is around 200 mW. This is equivalent to a computational power of about 2.5/spl times/10/sup 9/ connections per second. The chip can be employed in a chip-in-the-loop neural architecture.
机译:提出了模拟VLSI神经网络集成电路。它包括具有64个输入,64个隐藏神经元和10个输出的前馈多层Perceptron(MLP)网络。通过使用电流模式方法和弱反转偏置MOS晶体管设计了计算单元以降低占用区域和功耗。处理延迟小于2 / SPL MU / s,总平均功耗约为200 MW。这相当于每秒约2.5 / SPL时间/ 10 / SUP 9 / CONNECKS的计算功率。该芯片可以在芯片内的神经结构中使用。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号