首页> 外文会议> >2.5-Gbit/s SDH/SONET terminating circuit that uses low-power bipolar LSI technologies and multi-chip module technology
【24h】

2.5-Gbit/s SDH/SONET terminating circuit that uses low-power bipolar LSI technologies and multi-chip module technology

机译:采用低功率双极LSI技术和多芯片模块技术的2.5Gb SDH / SONET终端电路

获取原文

摘要

A 2.5-Gbit/s 22-kGate SDH termination circuit has been developed that uses a power-management technique and has a multi-chip module design. Size and power are reduced to 1/10 and 1/6 that of currently available modules.
机译:已开发出一种2.5 Gbit / s 22 kGate SDH终端电路,该电路使用电源管理技术并具有多芯片模块设计。尺寸和功率减小到当前可用模块的1/10和1/6。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号