首页> 外文会议> >Linear timing analysis of SOC synchronous circuits with level-sensitive latches
【24h】

Linear timing analysis of SOC synchronous circuits with level-sensitive latches

机译:具有电平敏感锁存器的SOC同步电路的线性时序分析

获取原文

摘要

This paper describes a linear programming (LP) formulation applicable to the timing analysis of large scale SOC synchronous circuits with level-sensitive latches. The proposed formulation uses a variation of the big M method (W. L. Winston, Operations Research Application and Algorithms, PWS-Kent Publ. Co., 2nd ed., 1991) to modify the nonlinear constraints in the problem formulation into solvable linear constraints. By making maximum use of cycle stealing (I. Lin et al, Proc. 29th ACM/IEEE Design Automation Conf., pp. 393-398, 1992), operation at a higher clock frequency (reduced clock period) is possible. The industrial LP solver CPLEX is used on the ISCAS'89 benchmark circuits, demonstrating significant improvements in clock period.
机译:本文介绍了一种线性编程(LP)公式,适用于具有电平敏感锁存器的大规模SOC同步电路的时序分析。提出的公式使用大M方法的一种变体(W. L. Winston,《运筹学应用和算法》,PWS-Kent Publ。Co.,第二版,1991)将问题公式中的非线性约束修改为可解线性约束。通过最大程度地利用周期窃取(I. Lin等人,Proc。29th ACM / IEEE设计自动化会议,第393-398页,1992年),可以在更高的时钟频率(缩短的时钟周期)下进行操作。工业LP解算器CPLEX用于ISCAS'89基准电路,证明时钟周期有显着改善。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号