首页> 外文会议> >A clock-gating method for low-power LSI design
【24h】

A clock-gating method for low-power LSI design

机译:用于低功耗LSI设计的时钟门控方法

获取原文

摘要

This paper describes an automated layout design technique for the gated-clock design. Two issues must be considered for gated-clock circuits to work correctly. One is to minimize the skew for gated-clock nets. The other is to keep timing constraints for enable-logic parts. We propose the layout design technique to taking these things into consideration. We developed gated-clock tree synthesizer for the first issue, and timing constraints generator and clock delay estimator for the second. We applied it to a practical gated-clock circuit. By our technique, the clock-skew could be less than 0.2 ns keeping timing constraints for enable-logic parts.
机译:本文介绍了门控时钟设计的一种自动布局设计技术。门控时钟电路正常工作必须考虑两个问题。一种是使门控时钟网的偏斜最小化。另一个是保持使能逻辑部分的时序约束。我们提出布局设计技术来考虑这些因素。我们针对第一个问题开发了门控时钟树合成器,针对第二个问题开发了时序约束生成器和时钟延迟估计器。我们将其应用于实际的门控时钟电路。通过我们的技术,时钟偏斜可能小于0.2 ns,从而保持了使能逻辑部分的时序约束。

著录项

相似文献

  • 外文文献
  • 中文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号