首页> 中文会议>第十三届沈阳科学学术年会 >基于CPLD的编码器抗干扰电路设计与实现

基于CPLD的编码器抗干扰电路设计与实现

摘要

由于交流伺服系统运行过程中存在噪声与干扰,编码器输出脉冲中的干扰信息不容忽视.分析增量式光电编码器输出信号由于干扰信号产生误码的原因,针对差分输出的增量式光电编码器,不仅建立了硬件抗干扰电路,而且基于CPLD设计了一种软件抗干扰电路.具体介绍了干扰识别及消除干扰的原理,对编码器信号进行恢复,并完成了辨向,可以为后续的信号处理提供可靠的信号源.软件抗干扰电路使用图形与Verilog HDL语言相结合的形式,在QuartusⅡ中完成了设计、综合及仿真,验证了方法的正确性.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号