首页> 外文OA文献 >Functional Verification of Processor Execution Units
【2h】

Functional Verification of Processor Execution Units

机译:处理器执行单元的功能验证

摘要

Práce se zaobírá začleněním procesu funkční verifikace do vývojového cyklu návrhu funkčních jednotek v prostředí pro souběžný návrh hardwaru a softwaru systému Codasip. Cílem bylo navrhnout a implementovat verifikační prostředí v jazyku SystemVerilog pro verifikaci automaticky generované hardwarové reprezentace těchto jednotek. Na začátku jsou rozebrány přínosy a obvyklé postupy při funkční verifikaci a vlastnosti systému Codasip.  Dále je v práci popsán návrh, implementace, analýza průběhu a výsledků testů verifikace simulačního modelu aritmeticko-logické jednotky. Závěrem jsou zhodnoceny dosažené výsledky práce a navrhnuta zlepšení pro možný další rozvoj verifikačního prostředí.
机译:该工作涉及将功能验证过程集成到环境中功能单元设计的开发周期中,以便同时设计Codasip系统的硬件和软件。目的是设计和实施SystemVerilog语言的验证环境,以验证这些单元的自动生成的硬件表示。最初,讨论了功能验证和Codasip系统功能的通用流程和好处。此外,该工作描述了算术逻辑单元仿真模型验证的过程,测试过程和结果的设计,实施,分析。最后,对工作取得的成果进行评估,并提出改进建议,以进一步开发验证环境。

著录项

  • 作者

    Valach Lukáš;

  • 作者单位
  • 年度 2012
  • 总页数
  • 原文格式 PDF
  • 正文语种 cs
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号