首页> 外文OA文献 >The 'MIND' Scalable PIM Architecture
【2h】

The 'MIND' Scalable PIM Architecture

机译:“ MIND”可扩展PIM架构

代理获取
本网站仅为用户提供外文OA文献查询和代理获取服务,本网站没有原文。下单后我们将采用程序或人工为您竭诚获取高质量的原文,但由于OA文献来源多样且变更频繁,仍可能出现获取不到、文献不完整或与标题不符等情况,如果获取不到我们将提供退款服务。请知悉。

摘要

MIND (Memory, Intelligence, and Network Device) is an advanced parallel computer architecture for high performance computing and scalable embedded processing. It is aProcessor-in-Memory (PIM) architecture integrating both DRAM bit cells and CMOS logic devices on the same silicon die. MIND is multicore with multiple memory/processor nodes oneach chip and supports global shared memory across systems of MIND components. MIND is distinguished from other PIM architectures in that it incorporates mechanisms for efficient support of a global parallel execution model based on the semantics of message-driven multithreaded split-transaction processing. MIND is designed to operate either in conjunction with other conventional microprocessors or in standalone arrays of like devices. It also incorporates mechanisms for fault tolerance, real time execution, and active power management. This paper describes the major elements and operational methods of the MINDarchitecture.
机译:MIND(内存,智能和网络设备)是用于高性能计算和可扩展嵌入式处理的高级并行计算机体系结构。它是一种内存处理器(PIM)架构,将DRAM位单元和CMOS逻辑器件集成在同一硅芯片上。 MIND是多核,每个芯片上都有多个内存/处理器节点,并且支持跨MIND组件系统的全局共享内存。 MIND与其他PIM体系结构的区别在于,它结合了基于消息驱动的多线程拆分事务处理的语义为全局并行执行模型提供有效支持的机制。 MIND设计为可以与其他常规微处理器结合使用,也可以在类似设备的独立阵列中运行。它还结合了用于容错,实时执行和主动电源管理的机制。本文介绍了MIND体系结构的主要元素和操作方法。

著录项

  • 作者单位
  • 年度 2005
  • 总页数
  • 原文格式 PDF
  • 正文语种 {"code":"en","name":"English","id":9}
  • 中图分类

相似文献

  • 外文文献
  • 中文文献
  • 专利
代理获取

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号