首页> 中文期刊> 《电子世界》 >应用于DSP中CPU的八级流水线的研究与设计

应用于DSP中CPU的八级流水线的研究与设计

         

摘要

文章首先对CPU整体架构进行简要的介绍,其次重点研究了八级流水线的结构.作为DSP的核心架构,CPU性能主要体现在指令执行的速率.流水线方式是CPU并行处理指令的一种方式,它能提高CPU的性能.该CPU使用八级流水线,将指令分解为取指1、取指2、译码1、译码2、读操作1、读操作2、执行、写回.对流水线的设计我们提出了一些新的思想:改进型哈佛总线架构,八级流水线数据旁路技术.我们对流水线中指令译码部分RTL级代码以及CPU其他功能模块仿真验证,该流水线对CPU所支持的指令集适用,并且译码完全正确.对CPU片内外设整体综合后仿真.该芯片的性能符合要求.表明该八级流水线的设计符合要求.

著录项

相似文献

  • 中文文献
  • 外文文献
  • 专利
获取原文

客服邮箱:kefu@zhangqiaokeyan.com

京公网安备:11010802029741号 ICP备案号:京ICP备15016152号-6 六维联合信息科技 (北京) 有限公司©版权所有
  • 客服微信

  • 服务号